Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/9875
Título: Implementação de um inversor multinível monofásico controlado por FPGA
Autor(es): Oliveira, Paulo Eduardo Martins de
Gabardo, Rafael de Lima
Sugawara, Shoichi Eduardo Nogueira
Orientador(es): Assef, Amauri Amorin
Palavras-chave: Conversores de corrente elétrica
Circuitos elétricos
Inversores elétricos
Electric current converters
Electric circuits
Electric inverters
Data do documento: 27-Fev-2014
Editor: Universidade Tecnológica Federal do Paraná
Câmpus: Curitiba
Citação: OLIVEIRA, Paulo Eduardo Martins de; GABARDO, Rafael de Lima; SUGAWARA, Shoichi Eduardo Nogueira. Implementação de um inversor multinível monofásico controlado por FPGA. 2014. 99 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2014.
Resumo: Este trabalho apresenta um estudo das principais topologias de conversores multiníveis, resultando a simulação e a implementação de um inversor de topologia Cascated H-Bridge (CHB) com 5 níveis de tensão. O estudo sintetiza as principais características das topologias multiníveis, analisando as suas vantagens e desvantagens entre elas e os conversores de dois níveis. Perante este cenário escolheu-se a topologia a implementar baseada em dispositivo FPGA. Por fim, traz então a análise dos resultados obtidos nas simulações, comentários e conclusões finais sobre o projeto.
Abstract: This paper presents a study of the major multilevel converter topologies, resulting from this study the simulation and implementation of an inverter topology Cascated H-Bridge (CHB) with 5 voltage levels. The study summarizes the main characteristics of multilevel topologies, analyzing their advantages and disadvantages between them and the two-level converters. Given this scenario,was chosen to implement the topology based on FPGA device. Finally, we then analyze the simulation results, comments and conclusions about the project.
URI: http://repositorio.utfpr.edu.br/jspui/handle/1/9875
Aparece nas coleções:CT - Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
CT_COELE_2013_2_22.pdf3,84 MBAdobe PDFThumbnail
Visualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.